首页 > 建设工程
题目内容 (请给出正确答案)
[主观题]

用4位二进制并行加法器设计一个实现8421码对9求补的逻辑电路。

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“用4位二进制并行加法器设计一个实现8421码对9求补的逻辑电…”相关的问题
第1题
试用一片4位数值比较器74LS85和一片4位二进制加法器74LS283设计一个4位二进制数到8421 BCD码的转换电路。

点击查看答案
第2题
试利用两片4位二进制并行加法器741S283和必要的门电路.组成1位二-是进制加法器电路.(根据二-十进制数的加法运算规则,当两数之和小于、等于9(1001)时,相加的结果和按二进制数相加所得到的结果一样.当两数之和大于9(即等于1010~111)时,则应在按二进制数相加的结果上加6(0110),这样就以给出进位信号,同时得到一个小于9的和.)
试利用两片4位二进制并行加法器741S283和必要的门电路.组成1位二-是进制加法器电路.(根据二-十进制数的加法运算规则,当两数之和小于、等于9(1001)时,相加的结果和按二进制数相加所得到的结果一样.当两数之和大于9(即等于1010~111)时,则应在按二进制数相加的结果上加6(0110),这样就以给出进位信号,同时得到一个小于9的和.)

点击查看答案
第3题
用ISP技术设计一个可控计数器.当控制信号X=0时,为8421码十进制计数器;当X=1时,为4位二进制计数器.用VHDL语言写出设计源文件.

点击查看答案
第4题
用ISP技术设计一个4位二进制计数器CBU14,写出VHDL源文件.

点击查看答案
第5题
在定点二进制运算器中,减法运算一般通过()来实现。

A.原码运算的二进制减法器

B.补码运算的二进制减法器

C.原码运算的十进制加法器

D.补码运算的二进制加法器

点击查看答案
第6题
设计一个数据判断电路,当4位二进制数据DCBA的数值在0011~1100之间时,该数据属于正常值;若DCBA>1100或DCBA<0011时,该数据属于非正常值。要求给出数据正常与否的判断信号。

点击查看答案
第7题
设计一个4位奇偶校验器,当4位数中有奇数个1时,输出为0,否则输出为1。要求进行逻辑功能分析(真值表、逻辑表达式),基本逻辑门用VHDL语言设计描述,并进行功能仿真。
点击查看答案
第8题
用4位二进制色彩位数来表示每个像素的颜色时,能表示()种不同的颜色。
用4位二进制色彩位数来表示每个像素的颜色时,能表示()种不同的颜色。

点击查看答案
第9题
设计1 用8选1数据选择器74HC151设计一个1位二进制全加器。要求:(1)列出真值表;(2)写出逻辑表达式;(3)画出设计逻辑图。
点击查看答案
第10题
用与非门等设计全加法器。(华为)

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改